本書是浙江省精品課程重點(diǎn)建設(shè)教材,依據(jù)電子信息科學(xué)與電氣信息類平臺(tái)課程教學(xué)基本要求編寫。全書共8章,主要內(nèi)容包括:數(shù)字電路基礎(chǔ)知識(shí)、數(shù)制和碼制、邏輯代數(shù)基礎(chǔ)、集成門電路,組合邏輯電路,鎖存器、觸發(fā)器和時(shí)序邏輯電路,半導(dǎo)體存儲(chǔ)器,脈沖信號(hào)的產(chǎn)生與整形電路,數(shù)模與模數(shù)轉(zhuǎn)換器,可編程邏輯器件,VHDL語言簡介,數(shù)字系統(tǒng)設(shè)計(jì)基礎(chǔ)等。每章安排了例題講解、自我檢測(cè)題、習(xí)題和實(shí)驗(yàn)題,并配套電子課件、習(xí)題參考答案等。
第1章 數(shù)字邏輯基礎(chǔ) 1
1.1 緒論 1
1.1.1 模擬信號(hào)和數(shù)字信號(hào) 1
1.1.2 模擬電路、數(shù)字電路和混合信號(hào)
電路 2
1.1.3 數(shù)字電路的發(fā)展歷史 3
1.1.4 數(shù)字電路的優(yōu)點(diǎn) 4
1.2 數(shù)制和碼制 5
1.2.1 數(shù)制 5
1.2.2 碼制 9
1.3 邏輯代數(shù)基礎(chǔ) 12
1.3.1 基本邏輯運(yùn)算 12
1.3.2 復(fù)合邏輯運(yùn)算 14
1.3.3 基本公式 15
1.3.4 基本規(guī)則 17
1.4 邏輯函數(shù)及其表示方法 18
1.5 邏輯函數(shù)的兩種標(biāo)準(zhǔn)形式 21
1.6 邏輯函數(shù)的化簡 24
1.6.1 化簡的意義 24
1.6.2 公式化簡法 26
1.6.3 卡諾圖化簡法 26
1.7 邏輯電路分析設(shè)計(jì)舉例 32
1.8 QuartusII軟件的基本操作 34
1.9 例題講解 44
本章小結(jié) 47
自我檢測(cè)題 47
習(xí)題 50
實(shí)驗(yàn)題 52
第2章 集成門電路 53
2.1 CMOS門電路 53
2.1.1 MOS管的開關(guān)特性 53
2.1.2 CMOS門電路的結(jié)構(gòu)和工作
原理 54
2.1.3 CMOS門電路的靜態(tài)特性 58
2.1.4 CMOS門電路的動(dòng)態(tài)特性 65
2.1.5 CMOS邏輯電路系列 67
2.1.6 CMOS漏極開路門 68
2.1.7 CMOS三態(tài)門 71
2.1.8 CMOS傳輸門 73
2.2 TTL門電路 74
2.2.1 二極管和三極管的開關(guān)特性 74
2.2.2 分立元件門電路 76
2.2.3 LSTTL與非門 78
2.2.4 LSTTL門電路的電氣特性 80
2.2.5 TTL集電極開路門和三態(tài)門 83
2.3 BiCMOS門電路 84
2.4 不同系列門電路的接口 85
2.5 例題講解 88
本章小結(jié) 91
自我檢測(cè)題 91
習(xí)題 93
實(shí)驗(yàn)題 98
第3章 組合邏輯電路 100
3.1 編碼器 100
3.2 譯碼器 104
3.3 數(shù)據(jù)選擇器 110
3.4 數(shù)值比較器 114
3.5 加法器 116
3.6 組合邏輯電路的競爭與冒險(xiǎn) 120
3.6.1 競爭冒險(xiǎn)及其產(chǎn)生原因 120
3.6.2 冒險(xiǎn)現(xiàn)象的識(shí)別 121
3.6.3 冒險(xiǎn)現(xiàn)象的消除 123
3.7 例題講解 124
本章小結(jié) 127
自我檢測(cè)題 127
習(xí)題 128
實(shí)驗(yàn)題 131
第4章 時(shí)序邏輯電路 133
4.1 鎖存器 133
4.1.1 基本SR鎖存器 133
4.1.2 鐘控SR鎖存器 137
4.1.3 鐘控D鎖存器 138
4.2 觸發(fā)器 141
4.2.1 主從D觸發(fā)器 141
4.2.2 維持阻塞D觸發(fā)器 143
4.2.3 其他功能的觸發(fā)器 144
4.2.4 觸發(fā)器的動(dòng)態(tài)參數(shù) 145
4.3 計(jì)數(shù)器 147
4.4 寄存器 155
4.4.1 并行寄存器 155
4.4.2 移位寄存器 155
4.5 序列信號(hào)發(fā)生器 159
4.6 時(shí)序邏輯電路的分析與設(shè)計(jì) 164
4.6.1 概述 164
4.6.2 同步時(shí)序邏輯電路的分析 166
4.6.3 同步時(shí)序邏輯電路的設(shè)計(jì) 169
4.6.4 異步時(shí)序邏輯電路的分析* 177
4.7 例題講解 178
本章小結(jié) 181
自我測(cè)驗(yàn)題 182
習(xí)題 185
實(shí)驗(yàn)題 192
第5章 半導(dǎo)體存儲(chǔ)器 196
5.1 概述 196
5.2 只讀存儲(chǔ)器 197
5.3 靜態(tài)隨機(jī)存取存儲(chǔ)器 202
5.4 動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器 205
本章小結(jié) 207
自我檢測(cè)題 208
習(xí)題 208
第6章 脈沖波形的產(chǎn)生與整形 210
6.1 概述 210
6.2 施密特觸發(fā)器 210
6.2.1 由CMOS門構(gòu)成的施密特
觸發(fā)器 211
6.2.2 施密特觸發(fā)器的應(yīng)用 213
6.3 多諧振蕩器 215
6.3.1 由CMOS門構(gòu)成的多諧
振蕩器 215
6.3.2 CMOS石英晶體振蕩器 217
6.4 單穩(wěn)態(tài)觸發(fā)器 218
6.4.1 由CMOS門構(gòu)成的微分型
單穩(wěn)態(tài)觸發(fā)器 218
6.4.2 集成單穩(wěn)態(tài)觸發(fā)器 220
6.4.3 單穩(wěn)態(tài)觸發(fā)器的應(yīng)用 222
6.5 555定時(shí)器及應(yīng)用 223
6.5.1 CMOS集成定時(shí)器7555的
電路結(jié)構(gòu)和工作原理 223
6.5.2 555定時(shí)器構(gòu)成的施密特
觸發(fā)器 224
6.5.3 555定時(shí)器構(gòu)成的多諧
振蕩器 225
6.5.4 555定時(shí)器構(gòu)成的單穩(wěn)態(tài)
觸發(fā)器 227
本章小結(jié) 229
自我檢測(cè)題 229
習(xí)題 231
實(shí)驗(yàn)題 235
第7章 數(shù)模與模數(shù)轉(zhuǎn)換器 236
7.1 概述 236
7.2 D/A轉(zhuǎn)換器 236
7.2.1 D/A轉(zhuǎn)換器的基本原理 236
7.2.2 權(quán)電阻型D/A轉(zhuǎn)換器 237
7.2.3 R-2R網(wǎng)絡(luò)型D/A轉(zhuǎn)換器 238
7.2.4 權(quán)電流型D/A轉(zhuǎn)換器 240
7.2.5 D/A轉(zhuǎn)換器的主要技術(shù)
指標(biāo) 243
7.2.6 D/A轉(zhuǎn)換器的典型應(yīng)用 245
7.3 A/D轉(zhuǎn)換器 246
7.3.1 A/D轉(zhuǎn)換器的基本原理 246
7.3.2 并行比較型A/D轉(zhuǎn)換器 249
7.3.3 逐次逼近型A/D轉(zhuǎn)換器 252
7.3.4 雙積分型A/D轉(zhuǎn)換器 256
7.3.5 型A/D轉(zhuǎn)換器* 258
7.3.6 A/D轉(zhuǎn)換器的主要技術(shù)
指標(biāo) 260
本章小結(jié) 261
自我檢測(cè)題 261
習(xí)題 262
實(shí)驗(yàn)題 265
第8章 現(xiàn)代數(shù)字系統(tǒng)設(shè)計(jì)基礎(chǔ) 267
8.1 概述 267
8.2 可編程邏輯器件 268
8.2.1 可編程邏輯陣列PLA 268
8.2.2 復(fù)雜可編程邏輯器件
CPLD 271
8.2.3 現(xiàn)場(chǎng)可編程門陣列FPGA 273
8.3 VHDL語言簡介 278
8.3.1 概述 278
8.3.2 VHDL的語言要素 281
8.3.3 VHDL程序的基本結(jié)構(gòu) 284
8.3.4 VHDL程序的句法 286
8.3.5 常量、變量與信號(hào) 292
8.4 數(shù)字系統(tǒng)設(shè)計(jì)實(shí)例 294
8.4.1 4位數(shù)字頻率計(jì)設(shè)計(jì) 294
8.4.2 4位數(shù)字乘法器設(shè)計(jì) 297
本章小結(jié) 304
自我檢測(cè)題 305
習(xí)題 306
實(shí)驗(yàn)題 307
附錄A 常用集成芯片引腳排列 310
附錄B EDA-3型數(shù)字?jǐn)?shù)字電路學(xué)習(xí)板 312
自我檢測(cè)題答案 314
參考文獻(xiàn) 316