數(shù)字電子技術(shù)基礎(chǔ)(21世紀(jì)高等院校自動(dòng)化類實(shí)用規(guī)劃教材)
定 價(jià):34 元
- 作者:張宏群 主編
- 出版時(shí)間:2014/1/1
- ISBN:9787302332923
- 出 版 社:清華大學(xué)出版社
- 中圖法分類:TN79
- 頁碼:265
- 紙張:膠版紙
- 版次:1
- 開本:16開
《數(shù)字電子技術(shù)基礎(chǔ)》概念清楚,實(shí)踐性強(qiáng),突 出了基礎(chǔ)課的特點(diǎn),強(qiáng)調(diào)基礎(chǔ),注重應(yīng)用,可使學(xué)生 在學(xué)習(xí)過程中逐步建立理論聯(lián)系實(shí)際的觀點(diǎn)。全書內(nèi) 容共分8章,包括數(shù)字電路基礎(chǔ)、基本邏輯門電路、 組合邏輯電路、觸發(fā)器、時(shí)序邏輯電路、脈沖波形的 產(chǎn)生與整形、數(shù)模與模數(shù)轉(zhuǎn)換器、半導(dǎo)體存儲(chǔ)器與可 編程邏輯器件。
《數(shù)字電子技術(shù)基礎(chǔ)》可作為高等學(xué)校自動(dòng)化、 電子信息、電氣、通信、控制和計(jì)算機(jī)等專業(yè)的教材 ,同時(shí)也可供電子信息領(lǐng)域的廣大科技工作者學(xué)習(xí)參 考。全書由張宏群副教授任主編。
《數(shù)字電子技術(shù)基礎(chǔ)》內(nèi)容通俗易懂,便于學(xué)生學(xué)習(xí)。在講解的過程中,注意引導(dǎo)學(xué)生對(duì)概念的理解,引發(fā)學(xué)生開放性的思維方式,選用大量的應(yīng)用實(shí)例,利用不同的方法,培養(yǎng)學(xué)生從不同的渠道對(duì)同一個(gè)問題進(jìn)行討論,加深學(xué)生對(duì)所學(xué)知識(shí)的理解。本書主要內(nèi)容包括數(shù)字電路基礎(chǔ)、基本邏輯門電路、組合邏輯電路、觸發(fā)器、時(shí)序邏輯電路、脈沖波形的產(chǎn)生與整形、數(shù)模與模數(shù)轉(zhuǎn)換器、半導(dǎo)體存儲(chǔ)器與可編程邏輯器件等。全書由張宏群副教授任主編。
高等教育對(duì)自動(dòng)化和電氣信息類人才的培養(yǎng)提出了更高要求,教材內(nèi)容更新和定位面臨著新的挑戰(zhàn)。為適應(yīng)新形勢(shì)下數(shù)字電子技術(shù)的發(fā)展和社會(huì)需求,依據(jù)教育部教學(xué)指導(dǎo)委員會(huì)頒布的課程教學(xué)基本要求,我們組織從事數(shù)字電子技術(shù)基礎(chǔ)教學(xué)工作多年的教師編寫了此書。教學(xué)的實(shí)踐和體會(huì)使我們感到,在器件的更新、技術(shù)的發(fā)展使教學(xué)內(nèi)容不斷增加,而課內(nèi)教學(xué)時(shí)數(shù)又在減少的形勢(shì)下,編寫一本概念清楚、實(shí)踐性強(qiáng)、簡(jiǎn)明扼要、通俗易懂的教材是非常必要的。
本書在編寫上具有以下幾個(gè)特點(diǎn)。
1. 強(qiáng)調(diào)“保基礎(chǔ),重實(shí)踐,少而精”的原則
突出基礎(chǔ)課的特點(diǎn),強(qiáng)調(diào)基礎(chǔ),盡量簡(jiǎn)化分析,注重應(yīng)用,使學(xué)生在學(xué)習(xí)過程中逐步建立理論聯(lián)系實(shí)際的觀點(diǎn)。在內(nèi)容組織上以講清組合邏輯電路和時(shí)序邏輯電路的分析方法和設(shè)計(jì)方法為主線來介紹各種邏輯器件的功能及應(yīng)用,貫徹理論聯(lián)系實(shí)際和少而精的原則,加強(qiáng)了對(duì)中規(guī)模集成電路的應(yīng)用。對(duì)課程教學(xué)基本要求中必須掌握的基本概念、基本原理和基本分析方法做到講深講透,并注意講清思路,啟發(fā)思維,以培養(yǎng)舉一反三的能力。
2. 突出了集成電路的內(nèi)容
除門電路和觸發(fā)器較多涉及內(nèi)部電路外,加大了對(duì)集成芯片及系列產(chǎn)品的介紹和應(yīng)用舉例,把側(cè)重點(diǎn)放在對(duì)集成電路的認(rèn)知和使用方面,以培養(yǎng)學(xué)生的應(yīng)用能力,加強(qiáng)學(xué)生的工程意識(shí)。
3. 增加可讀性
本書內(nèi)容通俗易懂,便于學(xué)生學(xué)習(xí)。在講解的過程中,注意引導(dǎo)學(xué)生對(duì)概念的理解,引發(fā)學(xué)生開放性的思維方式,選用大量的應(yīng)用實(shí)例,利用不同的方法,培養(yǎng)學(xué)生從不同的渠道對(duì)同一個(gè)問題進(jìn)行討論,加深學(xué)生對(duì)所學(xué)知識(shí)的理解。
本書主要內(nèi)容包括數(shù)字電路基礎(chǔ)、基本邏輯門電路、組合邏輯電路、觸發(fā)器、時(shí)序邏輯電路、脈沖波形的產(chǎn)生與整形、數(shù)模與模數(shù)轉(zhuǎn)換器、半導(dǎo)體存儲(chǔ)器與可編程邏輯器件等。
本書編寫單位為南京信息工程大學(xué)。全書由張宏群副教授任主編,并負(fù)責(zé)統(tǒng)稿和定稿;行鴻彥教授、周先春副教授、張秀再講師任副主編;劉建成副教授任主審。具體分工如下:張宏群編寫第1、2、3章,張秀再編寫第4、5章,周先春編寫第6、7章,劉建成編寫第8章;行鴻彥對(duì)全書進(jìn)行了審閱。
本書的出版得到了江蘇省“十一五”高等學(xué)校重點(diǎn)專業(yè)建設(shè)項(xiàng)目(序號(hào)164)的支持,也得到了南京信息工程大學(xué)教材建設(shè)基金項(xiàng)目和精品課程“數(shù)字電子技術(shù)基礎(chǔ)”建設(shè)基金的支持,同時(shí),清華大學(xué)出版社給予了大力幫助,在此表示誠(chéng)摯的感謝。另外,對(duì)本書選用的參考文獻(xiàn)的著作者,在此致以真誠(chéng)的感謝。限于編者水平,書中一定還有許多不完善之處,殷切期望讀者給予批評(píng)指正。
編 者
第1章 數(shù)字電路基礎(chǔ)
1.1 模擬信號(hào)與數(shù)字信號(hào)
1.2 數(shù)制與編碼
1.2.1 數(shù)制
1.2.2 數(shù)制的轉(zhuǎn)換
1.2.3 編碼
本章小結(jié)
習(xí)題
第2章 基本邏輯門電路
2.1 基本邏輯運(yùn)算的概念、公式和定理
2.1.1 與、或、非邏輯運(yùn)算
2.1.2 其他邏輯運(yùn)算
2.1.3 邏輯代數(shù)的定律
2.1.4 三個(gè)重要規(guī)則 第1章 數(shù)字電路基礎(chǔ)
1.1 模擬信號(hào)與數(shù)字信號(hào)
1.2 數(shù)制與編碼
1.2.1 數(shù)制
1.2.2 數(shù)制的轉(zhuǎn)換
1.2.3 編碼
本章小結(jié)
習(xí)題
第2章 基本邏輯門電路
2.1 基本邏輯運(yùn)算的概念、公式和定理
2.1.1 與、或、非邏輯運(yùn)算
2.1.2 其他邏輯運(yùn)算
2.1.3 邏輯代數(shù)的定律
2.1.4 三個(gè)重要規(guī)則
2.1.5 邏輯函數(shù)的標(biāo)準(zhǔn)與或式
2.2 邏輯函數(shù)的化簡(jiǎn)
2.2.1 邏輯函數(shù)的代數(shù)化簡(jiǎn)
2.2.2 邏輯函數(shù)的卡諾圖化簡(jiǎn)
2.2.3 約束項(xiàng)及約束項(xiàng)的應(yīng)用
2.3 TTL集成邏輯門電路
2.3.1 TTL與非門
2.3.2 集電極開路與非門和三態(tài)輸出與非門
2.3.3 TTL集成邏輯門電路系列
2.4 CMOS集成邏輯門電路
2.4.1 CMOS反相器
2.4.2 CMOS傳輸門、CMOS三態(tài)門和CMOS漏極開路門
2.4.3 CMOS集成邏輯門電路系列及主要特點(diǎn)
2.4.4 集成邏輯門使用中的實(shí)際問題
本章小結(jié)
習(xí)題
第3章 組合邏輯電路
3.1 組合邏輯電路的分析與設(shè)計(jì)
3.1.1 組合邏輯電路的分析
3.1.2 組合邏輯電路的設(shè)計(jì)
3.2 加法器
3.2.1 半加器和全加器
3.2.2 多位加法器
3.2.3 加法器的擴(kuò)展與應(yīng)用
3.3 比較器
3.3.1 -位比較器
3.3.2 多位比較器
3.3.3 集成數(shù)值比較器及應(yīng)用
3.4 編碼器
3.4.1 二進(jìn)制普通編碼器
3.4.2 二進(jìn)制優(yōu)先編碼器
3.4.3 842IBCD普通編碼器
3.4.4 8421BCD優(yōu)先編碼器
3.5 譯碼器
3.5.1 二進(jìn)制譯碼器
3.5.2 二一十進(jìn)制譯碼器
3.5.3 顯示譯碼器
3.5.4 譯碼器的應(yīng)用
3.6 數(shù)據(jù)選擇器
3.6.1 數(shù)據(jù)選擇器電路
3.6.2 利用數(shù)據(jù)選擇器實(shí)現(xiàn)邏輯函數(shù)
3.7 數(shù)據(jù)分配器
3.8 組合邏輯電路中的競(jìng)爭(zhēng)冒險(xiǎn)
本章小結(jié)
習(xí)題
第4章 觸發(fā)器
4.1 基本觸發(fā)器
4.1.1 觸發(fā)器的基本概述
4.1.2 用與非門構(gòu)成的基本RS觸發(fā)器
4.1.3 用或非門構(gòu)成的基本RS觸發(fā)器
4.2 同步觸發(fā)器
4.2.1 同步RS觸發(fā)器
4.2.2 同步JK觸發(fā)器
4.2.3 同步D觸發(fā)器
4.2.4 同步觸發(fā)器存在的問題空翻
4.3 主從觸發(fā)器
4.3.1 主從RS觸發(fā)器
4.3.2 主從JK觸發(fā)器
4.4 邊沿觸發(fā)器
4.4.1 邊沿D觸發(fā)器
4.4.2 維持-阻塞邊沿D觸發(fā)器
4.4.3 邊沿JK觸發(fā)器
4.4.4 CMOS主從結(jié)構(gòu)的邊沿觸發(fā)器
4.5 集成觸發(fā)器
4.5.1 集成觸發(fā)器舉例
4.5.2 觸發(fā)器功能的轉(zhuǎn)換
4.5.3 集成觸發(fā)器的脈沖工作特性
本章小結(jié)
習(xí)題
第5章 時(shí)序邏輯電路
5.1 時(shí)序邏輯電路的分析和設(shè)計(jì)方法
5.1.1 時(shí)序邏輯電路的基本概念
5.1.2 時(shí)序邏輯電路的分析方法
5.1.3 時(shí)序邏輯電路的設(shè)計(jì)方法
5.2 計(jì)數(shù)器
5.2.1 計(jì)數(shù)器的特點(diǎn)和分類
5.2.2 二進(jìn)制計(jì)數(shù)器
5.2.3 十進(jìn)制計(jì)數(shù)器
5.2.4 N進(jìn)制計(jì)數(shù)器
5.3 寄存器
5.3.1 寄存器的特點(diǎn)和分類
5.3.2 基本寄存器
5.3.3 移位寄存器
5.3.4 移位寄存器計(jì)數(shù)器
本章小結(jié)
習(xí)題
第6章 脈沖波形的產(chǎn)生與整形
6.1 集成邏輯門構(gòu)成的脈沖單元電路
6.1.1 自激多諧振蕩器
6.1.2 單穩(wěn)態(tài)觸發(fā)器
6.1.3 施密特觸發(fā)器
6.2 555定時(shí)器及其應(yīng)用
6.2.1 555定時(shí)器的組成與功能
6.2.2 555定時(shí)器的典型應(yīng)用
本章小結(jié)
習(xí)題
第7章 數(shù)模與模數(shù)轉(zhuǎn)換器
7.1 概述
7.2 D/A轉(zhuǎn)換器
7.2.1 D/A轉(zhuǎn)換器的基本原理
7.2.2 倒T形電阻網(wǎng)絡(luò)D/A轉(zhuǎn)換器
7.2.3 權(quán)電流型D/A轉(zhuǎn)換器
7.2.4 D/A轉(zhuǎn)換器的主要技術(shù)指標(biāo)
7.3 A/D轉(zhuǎn)換器
7.3.1 A/D轉(zhuǎn)換的一般步驟和取樣定理
7.3.2 取樣一保持電路
7.3.3 并行比較型A/D轉(zhuǎn)換器
7.3.4 逐次比較型A/D轉(zhuǎn)換器
7.3.5 雙積分型A/D轉(zhuǎn)換器
7.3.6 A/D轉(zhuǎn)換器的主要技術(shù)指標(biāo)
本章小結(jié)
習(xí)題
第8章 半導(dǎo)體存儲(chǔ)器與可編程邏輯器件
8.1 半導(dǎo)體存儲(chǔ)器
8.1.1 只讀存儲(chǔ)器
8.1.2 ROM在組合邏輯設(shè)計(jì)中的應(yīng)用
8.1.3 ROM的編程及分類
8.1.4 隨機(jī)存取存儲(chǔ)器
8.2 可編程邏輯器件
8.2.1 數(shù)字集成電路概述
8.2.2 PLD的基本結(jié)構(gòu)
8.2.3 PLD的應(yīng)用
本章小結(jié)
習(xí)題
參考文獻(xiàn)