本書主要介紹繪制原理圖、制作原理圖元件、繪制層次原理圖、設(shè)計PCB封裝、設(shè)計PCB單層板、雙層板和多層板的知識和操作技能;以及PCB單層板的實驗室簡易制法、多層板制板前的CAM制作方法和多層板制作的生產(chǎn)工藝流程。本書是基于校企“雙元合作”編寫的教材,采用基于工作過程的項目引導(dǎo)、任務(wù)趨動+信息化的編寫模式,項目載體是智能
SoC作為軟硬件一體化集成程度最高的IT技術(shù)表達(dá)方式,是保護(hù)設(shè)計者知識產(chǎn)權(quán)的最完美介質(zhì)。隨著SoC設(shè)計技術(shù)的普及和芯片制造成本的不斷降低,SoC成為每一個IT公司的標(biāo)配。SoC設(shè)計其實不是一件神秘的事情,有明確的方法可以遵循。本書詳細(xì)介紹了SoC全流程技術(shù),從概念到需求分析,即從總體設(shè)計到模塊分割,從詳細(xì)設(shè)計到仿真驗證
本書通過大量的工程實例和容量超大的同步視頻,系統(tǒng)地介紹了AltiumDesigner20的新功能、入門必備基礎(chǔ)知識、各種常用功能的使用方法以及應(yīng)用AltiumDesigner20進(jìn)行電路設(shè)計的思路、實施步驟和操作技巧。全書共分為12章,主要內(nèi)容包括AltiumDesigner20入門、原理圖繪制、原理圖編輯、原理圖高級
本書是1X職業(yè)技能等級證書配套教材,對應(yīng)于集成電路開發(fā)與測試職業(yè)技能等級證書,涵蓋中級證書相關(guān)工作領(lǐng)域,由版圖輔助設(shè)計、晶圓制程、晶圓測試、集成電路封裝、集成電路測試、集成電路應(yīng)用6個項目組成,針對助理版圖設(shè)計工程師、助理設(shè)備保障工程師、助理軟件調(diào)試工程師、外觀檢驗員、測試員、生產(chǎn)保障技術(shù)員等崗位涉及的工作領(lǐng)域和任務(wù)所
本書首先介紹微電子的技術(shù)背景、工藝現(xiàn)狀以及發(fā)展趨勢,并闡述作為半導(dǎo)體襯底材料的單晶硅的生長方法及硅片的制作工藝;然后從基本原理和工藝過程兩方面,闡述熱氧化、熱擴(kuò)散、離子注入、光刻、刻蝕、蒸發(fā)、濺射、化學(xué)氣相淀積、外延等微電子制造單項工藝過程;再以典型互補(bǔ)金屬氧化物半導(dǎo)體(CMOS)器件為例,介紹制造完整器件并實現(xiàn)集成電
本書提煉了模擬集成電路設(shè)計的基本概念和精華。首先對MOST和BJT兩種器件模型進(jìn)行分析和比較;然后以此為兩條線索,分別介紹相應(yīng)的基本單元電路,詳細(xì)分析各類放大器;隨后分別研究噪聲、失真、濾波器、ADC/DAC和振蕩器電路等,每一章都結(jié)合MOST和BJT兩種電路進(jìn)行分析與比較。本書既側(cè)重于基礎(chǔ)知識,對模擬和混合信號集成電
基于FPGA的電子系統(tǒng)設(shè)計技術(shù)是21世紀(jì)電子應(yīng)用工程師必備的基本技能之一,而基于FPGA的EDA和SOPC設(shè)計技術(shù)是當(dāng)前電子系統(tǒng)設(shè)計領(lǐng)域最前沿的技術(shù)。本書從Altera公司的FPGA+EDA軟件+硬件描述語言VHDL+Verilog+SOPCBuilder的設(shè)計方法出發(fā),使讀者在掌握了VHDL和VetrilogHDL后
本書在內(nèi)容和結(jié)構(gòu)上進(jìn)行了精心的選擇和編排,進(jìn)一步減少了小規(guī)模數(shù)字集成電路的內(nèi)容,突出了中、大、超大規(guī)模數(shù)字集成電路的應(yīng)用和數(shù)字系統(tǒng)設(shè)計,電子設(shè)計自動化等內(nèi)容,既兼顧了數(shù)字電路的基本理論和經(jīng)典內(nèi)容。
本書作者是斯坦福大學(xué)教授,全書系統(tǒng)論述了微電子電路設(shè)計的原理與方法,是一本在北美廣泛使用的教材。書中不僅給出了基本理論,而且給出了大量電子電路設(shè)計的實例,可以作為研究人員與工程人員的參考讀物,也可作為高校學(xué)生的教材。
本書是一本介紹半導(dǎo)體集成電路和器件制造技術(shù)的專業(yè)書,在半導(dǎo)體領(lǐng)域享有很高的聲譽(yù)。本書的討論范圍包括半導(dǎo)體工藝的每個階段:從原材料的制備到封裝、測試和成品運輸,以及傳統(tǒng)的和現(xiàn)代的工藝。全書提供了詳細(xì)的插圖和實例,并輔以小結(jié)和習(xí)題,以及豐富的術(shù)語表。第六版修訂了微芯片制造領(lǐng)域的新進(jìn)展,討論了用于圖形化、摻雜和薄膜步驟的先進(jìn)