本書為“十三五”普通高等教育規(guī)劃教材。全書共分九章,主要內(nèi)容包括數(shù)字邏輯基礎(chǔ)、邏輯門電路、組合邏輯電路、集成觸發(fā)器、時序邏輯電路、脈沖波形的產(chǎn)生與整形、半導(dǎo)體存儲器、可編程邏輯器件、數(shù)/模和模/數(shù)轉(zhuǎn)換器。通過本書的學(xué)習(xí),學(xué)生能在規(guī)定的學(xué)時內(nèi)掌握具有實用價值的數(shù)字電子技術(shù)的基本內(nèi)容。
第一章數(shù)字邏輯基礎(chǔ)
第一節(jié)概述
第二節(jié)邏輯代數(shù)
第三節(jié)邏輯函數(shù)的表示方法及其相互轉(zhuǎn)換
第四節(jié)邏輯函數(shù)的代數(shù)變換與化簡
第五節(jié)邏輯函數(shù)的卡諾圖化簡法
第六節(jié)硬件描述語言VHDL的基本知識
本章小結(jié)
思考題與習(xí)題
第二章邏輯門電路
第一節(jié)概述
第二節(jié)半導(dǎo)體二極管、三極管和MOS管的開關(guān)特性
第三節(jié)分立元器件邏輯門電路
第四節(jié)TTL集成邏輯門電路
第五節(jié)CMOS集成邏輯門電路
第六節(jié)VHDL門電路編程實例
本章小結(jié)
思考題與習(xí)題
第三章組合邏輯電路
第一節(jié)概述
第二節(jié)組合邏輯電路的分析方法和設(shè)計方法
第三節(jié)加法器
第四節(jié)數(shù)值比較器
第五節(jié)編碼器和譯碼器
第六節(jié)數(shù)據(jù)選擇器與數(shù)據(jù)分配器
第七節(jié)組合邏輯電路中的競爭冒險
第八節(jié)常見組合邏輯電路的VHDL描述實例
本章小結(jié)
思考題與習(xí)題
第四章集成觸發(fā)器
第一節(jié)概述
第二節(jié)RS觸發(fā)器
第三節(jié)D觸發(fā)器
第四節(jié)JK觸發(fā)器
第五節(jié)T′觸發(fā)器和T觸發(fā)器
第六節(jié)觸發(fā)器邏輯功能的轉(zhuǎn)換
第七節(jié)常見觸發(fā)器的VHDL描述實例
本章小結(jié)
思考題與習(xí)題
第五章時序邏輯電路
第一節(jié)概述
第二節(jié)時序邏輯電路的基本分析方法
第三節(jié)同步時序邏輯電路的基本設(shè)計方法
第四節(jié)計數(shù)器第
五節(jié)寄存器和移位寄存器
第六節(jié)常用計數(shù)器VHDL語言示例
本章小結(jié)
思考題與習(xí)題
第六章脈沖波形的產(chǎn)生與整形
第一節(jié)概述
第二節(jié)555定時器
第三節(jié)施密特觸發(fā)器
第四節(jié)單穩(wěn)態(tài)觸發(fā)器
第五節(jié)多諧振蕩器
本章小結(jié)
思考題與習(xí)題
第七章半導(dǎo)體存儲器
第一節(jié)概述
第二節(jié)只讀存儲器ROM
第三節(jié)隨機存取存儲器RAM
本章小結(jié)
思考題與習(xí)題
第八章可編程邏輯器件
第一節(jié)概述
第二節(jié)PLD的結(jié)構(gòu)
第三節(jié)硬件描述語言HDL
第四節(jié)EDA工具軟件MAX+plusⅡ的使用
本章小結(jié)
思考題與習(xí)題
第九章數(shù)/模和模/數(shù)轉(zhuǎn)換器
第一節(jié)概述
第二節(jié)D/A轉(zhuǎn)換器
第三節(jié)A/D轉(zhuǎn)換器
本章小結(jié)
思考題與習(xí)題